|
|
הוסיפו מידע על מעסיק
|
מהנדס FPGA
|
|
שאלות מראיונות עבודה לתפקיד
|
|
|
|
|
Theworker >
חומרה
>
פירוט שאלות מראיונות עבודה לתפקיד מהנדס FPGA
פירוט שאלות מראיונות עבודה לתפקיד מהנדס FPGA
80 - 71 מתוך 145
|
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אפל
אוקטובר 2019
|
17.01.2020
|
|
|
פרטים לגבי התהליך |
4 ראיונות טכניים ולאחר מכן ראיון hr |
|
שאלות מתוך הראיון |
לממש בעזרת שערים לוגיים פונקציה שתחזיר האם מספר מתחלק ב3 או לא |
|
תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
ינואר 2020
|
|
מכונת מצבים כאשר המצבים הם שארית 0,1,2 ועוד מצב שבו המחרוזת היא רק אפסים
|
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על אפל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת רד
נובמבר 2019
|
14.01.2020
|
|
|
פרטים לגבי התהליך |
המראיין התחיל בתיאור מקום העבודה והתפקיד.
לאחר מכן שאל שאלות אישיות כמו תיאור עצמי, שאלות על הלימודים ומילוי טפסים.
משם עבר לשלב השאלות המקצועיות עד לסיום הראיון. |
|
שאלות מתוך הראיון |
1. לבנות מכונת מצבים עבור מונה מודולו 3.
2. נתון רכיב בקרת פסיקות.
In3 - In0 הינם קווי פסיקות של 1 ביט כל אחד.
פלטים: Y מבצע את פונקציית OR על כל הכניסות, כלומר מאותת שהתבצעה פסיקה.
Z0 ,Z1 הינם קווי Priority, כלומר מראים מה הפסיקה הגבוהה ביותר שהתקבלה.
בנה בקר פסיקות בעל 16 כניסות ע"י שימוש במינימום רכיבי בקר פסיקות של 4 כניסות ובעזרת רכיבים לוגיים אחרים (מסכמים, מחסרים, FF, MUX, וכמובן שערים לוגיים).
3. בניית ממשק FIFO ע"י פוינטרים, איך לממש תנאי full, empty. |
|
תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
יולי 2024
|
|
2. אפשר ליצור רכיב 8-3 ע"י שניים, ואז את הרכיב החדש לשכפל גם באותו האופן. חיבור הביטי Y לעוד שער OR. הY של הקופסא של הספרות היותר גדולות הולך להיות גם הMSB של המוצא החדש. הY הוא גם כניסת הבורר לשני מוקסים 2-1 שהכניסות של אחד מהם זה הביטי LSB של שני המוצאים מהקופסאות, והשני זה הMSB. המוצאים של המוקסים יהיו היציאות של הקופסת 8-3.
|
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על רד :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת דוולור
נובמבר 2019
|
16.12.2019
|
|
|
פרטים לגבי התהליך |
ראיון hr קצר ואח"כ ראיון מקצועי |
|
שאלות מתוך הראיון |
שולחים סדרת מספרים עוקבים בסדר רנדומלי ומספר אחד חסר איך מגלים את המספר החסר? |
|
תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
דצמבר 2019
|
|
מגלים את המקסימום והמינימום של הסדרה וסוכמים אותה. מחסירים את הסכום מחישוב של סדרה חשבונית עם אותו מינימום ומקסימום וההפרש הוא המספר החסר.
|
|
|
|
פברואר 2020
|
|
התשובה הנ"ל טובה רק בהנחה שהמספר המקסימלי או המינימלי לא חסרים. אחרת בשיטה הנ"ל לא יהיה הפרש אבל לא ידוע מהו המספר החסר!!
|
|
|
|
מרץ 2020
|
|
אם המקסימום או המינומום חסרים אז לא חסר מספר... מדובר על מספרים עוקבים שחסר מספר עוקב אחד באמצע
|
|
|
|
מאי 2020
|
|
התשובה שניתנה בצמבר 2019 סבירה אבל לא מושלמת. היא לא מטפלת בבעייה שהסכום של כל המספרים הוא מעל הגודל המקסימלי של long, וזה יגרום לגלישה שתשפוק את הפתרון.
הפתרון הנכון הוא במקום לחבר, לבצע פעולת XOR על כל איבר בסדרת המספרים, ואז ממשיכים לעשות XOR על כל הסדרה החשבונית. התוצאה תהיה המפסר החסר.
|
|
|
|
אוקטובר 2021
|
|
בהנחה ויודעים כמה יש אז נסכום את הכול ונחסר ממנו את הסכום (לפי סדרה חשבונית עם הפרש 1) של הסדרה אילו היה נמצא שם . ההפרש ייתן את המספר החסר
|
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על דוולור :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת אפל
אוקטובר 2019
|
12.11.2019
|
|
|
פרטים לגבי התהליך |
סדרת ראיונות מקצועיים |
|
שאלות מתוך הראיון |
נתון גשר צר (מאפשר מעבר של רכב בודד). בקצה כל אחד מצדדיו חיישן המזהה רכב שממתין למעבר, ושער שנפתח ונסגר. עליך לתכנן מערכת שתנהל את השערים בקצות הגשר. במהלך התכנון יש לשים לב כי התכנון יוצר מצב הוגן עבור שני הצדדים (אין צד שמקבל עדיפות במעבר). |
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על אפל :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת רד
נובמבר 2019
|
11.11.2019
|
|
|
פרטים לגבי התהליך |
שאלות על מערכות ספרתיות, בעיקר FF |
|
שאלות מתוך הראיון |
1. נתון שעון מסויים לתכנן מערכת שמשנה את מחזור השעון
2. מערכת שמקבלת ביט אחד בכל פעם ומוציאה 1 כשהיא מקבלת מספר שמתחלק ב3 |
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על רד :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת מלאנוקס
פברואר 2018
|
04.11.2019
|
|
|
פרטים לגבי התהליך |
שני ראיונות מקצועיים. |
|
שאלות מתוך הראיון |
תכנון רכיבי זיכרון - רכיב שכולל רק קריאה ורכיב שכולל קריאה וכתיבה. צריך להגיד אילו כניסות ויציאות צריך לתכנן לרכיב. |
|
תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
נובמבר 2019
|
|
צריך להגיד אילו כניסות ויציאות צריך לתכנן לרכיב. לכן צריך כניסות ADRESS מהן קוראים/אליהן כותבים, כניסות WRITE/READ שיגידו מה מצב הפעולה וכניסה לכתיבה ויציאה לקריאה.
|
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על מלאנוקס :
|
|
|
ראיון לתפקיד מהנדס FPGA
בחברת מלאנוקס
פברואר 2019
|
24.08.2019
|
|
|
פרטים לגבי התהליך |
ראיון ................................................................................................................................................... |
|
שאלות מתוך הראיון |
A cat is hiding in one of five boxes that are lined up in a row. The boxes are numbered 1 to 5.
Each night the cat hides in an adjacent box, exactly one number away. Each morning you can open a single box to try to find the cat.
Can you win this game of hide and seek? What is your strategy for finding the cat? |
|
תשובות |
הוסף תשובה
|
לצפיה בתשובות
|
|
|
|
|
פברואר 2021
|
|
3
2
2
3
4
4
3
2
|
|
|
|
|
|
|
הוסף מידע על החברה
|
עוד מידע על מלאנוקס :
|
|
יש לכם מה להוסיף ?
|
|
|
|
|
|